19–20 Dec 2024
Asia/Tokyo timezone

Session

デバイス構造,回路設計等

20 Dec 2024, 09:30
理学部会議室 (奈良女子大学)

理学部会議室

奈良女子大学

Conveners

デバイス構造,回路設計等

  • 鶴剛 (京都大学)

Presentation materials

There are no materials yet.
Previous tabNext tab
Print
PDF
Full screen
Detailed view
Filter
09:00
10:00
倉知郁生
SOIPIX Sensorを用いたチップ積層3Dプロセス プロセス解説と現状の課 題・対応
09:30 - 09:50
藤田紗弓
X線天文衛星搭載用SOIピクセル検出器に対する放射線耐性と容量の評価
09:50 - 10:10
森貴之
PN-Body Tied SOI-FET、及び、Cyro-CMOSの研究進捗
10:10 - 10:40